摘要: 在研究IEEE1149.1标准和JTAG调试原理的基础上,以SPARC处理器内嵌调试体系结构为核心,设计实现一种JTAG仿真器.JTAG仿真器通过以太网和串口与上位机通信,利用FPGA发送JTAG协议时序完成用户调试任务.该系统设计可扩展性好,成本低,且JTAG数据发送速率可达到8Mbit/s、性价比高.经测试,该系统能稳定、可靠工作.
张晓静, 华更新, 刘超伟, 乔磊 . 基于32位SPARC处理器的JTAG仿真器设计与实现[J]. 空间控制技术与应用, 2010, 36(3): 59-62.
ZHANG Xiao-Jing, HUA Geng-Xin, LIU Chao-Wei, QIAO Lei- . Design and Implementation of 32-Bit SPARC Processor-Based JTAG Emulator[J]. , 2010, 36(3): 59-62.