中国科技核心期刊

中文核心期刊

CSCD来源期刊

空间控制技术与应用 ›› 2020, Vol. 46 ›› Issue (1): 60-.

• 短文 • 上一篇    下一篇

一种针对Cache Tag单错及邻位双错的#br# 低开销容错方法#br#

  

  • 出版日期:2020-02-25 发布日期:2020-05-25

A LowCost Single Error and DoubleAdjacent Error Correction#br# Fault Tolerance method for Cache Tag#br#

  • Online:2020-02-25 Published:2020-05-25

摘要:  Cache是处理器重要的存储模块,对处理器性能提升有着至关重要的作用.空间环境中,保护Cache免受软错误影响已成为设计新一代高可靠微处理器日益严峻的挑战.设计一种针对Cache Tag单错及邻位双错的低开销容错方法.可以保证Cache访问、Cache行填充和Cache行回写不受单位错误和邻位双错的影响,与传统SECFastTag容错方法相比,Tag单位及邻位双错容错能力得到提高.通过扩展FastTag结构优化设计,降低SECDAEC编解码逻辑带来的面积、功耗以及性能方面的开销.以四路组相连写回Cache为目标系统,与传统SECDAEC容错方法相比,本文提出的方法面积开销降低8.47%,功耗开销降低37.7%,关键路径时延减小0.13 ns.

关键词: Cache Tag;容错;SECFastTag;SECDAEC;扩展FastTag